중요 문제
예, PCI® 마스터/대상 코어는 호스트 브리지 모드로 SOPC에서 대상 기능 없이 마스터 전용으로 사용할 수 있습니다.
I/O 활성화(io_ena) 및 메모리 활성화(men_en) 비트의 명령 레지스터는 재설정 후 기본적으로 0으로 설정되므로 명령 레지스터의 기본값은 대상 기능을 비활성화하고 Host-Bridge 모드에서 코어를 생성할 때 마스터 활성화(mstr_ena) 비트를 1로 하드 와이어링합니다.
중요 문제
예, PCI® 마스터/대상 코어는 호스트 브리지 모드로 SOPC에서 대상 기능 없이 마스터 전용으로 사용할 수 있습니다.
I/O 활성화(io_ena) 및 메모리 활성화(men_en) 비트의 명령 레지스터는 재설정 후 기본적으로 0으로 설정되므로 명령 레지스터의 기본값은 대상 기능을 비활성화하고 Host-Bridge 모드에서 코어를 생성할 때 마스터 활성화(mstr_ena) 비트를 1로 하드 와이어링합니다.
1
본 사이트의 모든 게시물 및 콘텐츠 사용은 Intel.com 이용 약관이 적용됩니다.
이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.