문서 ID: 000081312 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-09-11

구성 중 DATA[7.0] 및 PPA 핀(nWS, nRS, CS 및 nCS)과 같은 Stratix® 및 Stratix® GX 구성 이중 목적 핀의 입력 버퍼에 대한 Vih 및 Vil 수준은 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명 Stratix 및 Stratix GX 구성 이중 목적 핀의 입력 버퍼에 대한 Vih 및 Vil 수준은 이러한 이중 목적 핀이 있는 IO 은행의 VCCIO에 따라 달라집니다.

예를 들어 DATA0 핀의 IO 뱅크의 VCCIO가 3.3V인 경우 DATA0 입력 버퍼의 해당 Vih 및 Vil 수준은 3.3V LVTTL 입력 버퍼와 유사합니다. 다른 VCCIO 값도 마찬가지입니다. DATA0 핀의 IO 뱅크가 1.5V라고 가정하면 DATA0 입력 버퍼에는 1.5V LVTTL 입력 버퍼가 있는 Vih 및 Vil 레벨이 비슷합니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

Stratix® FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.