문서 ID: 000081466 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-09-11

Stratix, Arria 및 Cyclone 제품군 트랜시버 장치 파이버 채널의 하드 트랜시버 8B/10B 인코더/디코더가 호환됩니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

아니요, 8B/10B 인코더/디코더는 Stratix® GX, Stratix II GX, Stratix IV GX/T, Arria® GX, Arria II GX 또는 Cyclone® IV GX 장치의 파이버 채널 프로토콜에 대한 모든 요구 사항을 충족하지 않습니다.

1) 1.062 및 2.125Gbps에 대한 파이버 채널 프로토콜 요구 사항에 따르면 송신기는 음수 실행 차이로 시작해야 합니다. 또한 표준에는 주문 세트에 대한 불균형 규칙이 있습니다. -임베디드 8B/10B 인코더가 부정적인 차이로 시작됩니다.

그러나 인코더에는 언제든지 부정적인 전류 실행 불균형을 강제하는 기능이 포함되어 있지 않습니다. 이는 주문 세트에 대한 불균형 규칙을 충족할 수 있어야 합니다.

2) 1.062 및 2.125Gbps에 대한 "잘못된 전송 워드 감지"에 대한 파이버 채널 프로토콜 요구 사항으로, 잘못된 시작 실행 불균형으로 수신된 주문 세트가 오류로 플래그가 지정됩니다. -현재 8B/10B 구현은 주문 세트가 아닌 문자별로 실행 불균형을 결정합니다.

Due to these non-compliances, customers may or may not be able to use the embedded 8B/10B encoder/decoder in the transceiver megafunction. This decision would have to be based on how the customer is implementing their Fibre Channel or Fibre Channel-like architecture.

가능한 해결 방법:

  • 사용자는 PLD 코어에서 8B/10B 인코딩 및 디코딩 블록을 구현해야 전송 및 수신 방향 모두에서 특정 요구 사항을 충족할 수 있습니다.
  • 사용자는 Altera 회사에서 8B10B 인코더/디코더 메가코어 기능을 사용할 수 있습니다.
  • 사용자는 MorethanIP에서 멀티 기가비트 파이버 채널 전송 코어를 사용할 수 있습니다.

참조:

  • 파이버 채널, 물리적 신호 인터페이스(FC-PH) REV 2.13 1991년 12월 4일
  • 파이버 채널 프레이밍 및 시그널링(FC-FS) REV 1.90

관련 제품

이 문서는 다음 항목에 적용됩니다. 7 제품

Stratix® GX FPGA
Cyclone® IV GX FPGA
Arria® II GX FPGA
Arria® II GZ FPGA
Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® II GX FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.