문서 ID: 000081628 콘텐츠 형태: 문제 해결 마지막 검토일: 2014-12-17

DDR3, DDR2 또는 LPDDR2 UniPHY 하드 메모리 컨트롤러를 사용할 때 CvP 업데이트 후 외부 메모리 인터페이스 보정이 중단되는 이유는 무엇입니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus® II 소프트웨어의 문제로 인해 UniPHY 하드 메모리 컨트롤러가 포함된 설계로 프로토콜을 통한 구성(CvP) 방법을 통해 SOF 파일을 구성할 때 CvP 업데이트가 발생한 후 보정이 실패하는 것을 관찰할 수 있습니다. 외부 메모리 인터페이스 보정 상태 신호가 local_cal_fail 되고 local_cal_success 절대 어서트되지 않습니다.

    이 문제는 CvP 업데이트 후 보정 프로세스에 사용되는 M20K/M10K RAM 메모리의 콘텐츠가 손상되었기 때문에 발생합니다.

    해결 방법

    해결 방법에 대한 자세한 내용은 인텔®에 문의하십시오.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 11 제품

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Cyclone® V GX FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA
    Cyclone® V SE SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.