문서 ID: 000082083 콘텐츠 형태: 문제 해결 마지막 검토일: 2015-02-10

Quartus II EMIF 디버그 툴킷을 사용하여 Arria 10 HPS EMIF IP를 디버깅할 수 있습니까?

환경

    인텔® Quartus® II 구독 에디션
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

14.1 버전의 외부 메모리 인터페이스 핸드북은 볼륨 2 장 3 섹션에 명시되어 있습니다: HPS용 매개변수 Arria 10 EMIF IP에 대한 추가 노트, 즉,EMIF 디버그 툴킷은 지원되지 않습니다.

해결 방법

Quartus® II EMIF 디버그 툴킷으로 Arria 10 HPS EMIF IP 디버깅에 대한 지원은 Quartus II 소프트웨어의 향후 릴리스를 위해 계획되어 있습니다.

HPS EMIF 인터페이스를 디버깅하는 권장 방법은 다음과 입니다.

  • 동일한 핀아웃에 해당하는 FPGA EMIF 인터페이스에 대한 예시 설계 프로젝트를 만듭니다.
  • Quartus II EMIF 디버그 툴킷을 사용하여 인터페이스를 디버깅합니다.
  • 인터페이스가 캘리브레이션을 통과했지만 여전히 HPS에서 작동하지 않는 경우, HPS 작업과 하드 EMIF IP에 대한 연결성 FPGA 디버그에 초점을 맞춥니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® Arria® 10 SX SoC FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.