PCIe를 DDR2로 컴파일할 때 Arria® II GX 참조 설계:
오류(176623): 다음 포트를 구동하는 소스는 동일해야 합니다.
오류(176624): 소스 top_example_chaining_pipen1b_ddr:코어|ddr2_sodimm_x64:ddr2_sodimm_x64_inst|ddr2_sodimm_x64_controller_phy:ddr2_sodimm_x64_controller_phy_inst|ddr2_sodimm_x64_phy:ddr2_sodimm_x64_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy:ddr2_sodimm_x64_phy_alt_mem_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy_seq_wrapper: seq_wrapper|ddr2_sodimm_x64_phy_alt_mem_phy_seq:seq_inst|seq_mem_clk_disable 포트 SRESET을 아톰 top_example_chaining_pipen1b_ddr:코어|ddr2_sodimm_x64:ddr2_sodimm_x64_inst|ddr2_sodimm_x64_controller_phy:ddr2_sodimm_x64_controller_phy_inst|ddr2_sodimm_x64_phy:ddr2_sodimm_x64_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy 드라이브합니다. ddr2_sodimm_x64_phy_alt_mem_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy_clk_reset:clk| DDR_CLK_OUT[0].mem_clk_ddio
오류(176624): 소스 GND는 아톰 top_example_chaining_pipen1b_ddr:코어|ddr2_sodimm_x64:ddr2_sodimm_x64_inst|ddr2_sodimm_x64_controller_phy:ddr2_sodimm_x64_controller_phy_inst|ddr2_sodimm_x64_phy:ddr2_sodimm_x64_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy:ddr2_sodimm_x64_phy_alt_mem_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy_clk_reset 포트 SRESET을 구동합니다. clk|ddio_mimic
이 문제는 인텔에 있습니다.® Quartus® 소프트웨어 및 IP 버전 10.1 이상.
오류를 해결하려면 파일 ddr2_sodium_x64_phy_alt_mem_phy.v를 수정해야 합니다.
모듈 arriaii_ddio_in 인스턴스화에서 "sreset" 신호를 찾으십시오.
변경:
arriaii_ddio_in ddio_mimic(
.datain (fb_clk),
.clk (measure_clk_2x),
.clkn (),
시놉시스 translate_off
.devclrn(),
.devpor(),
시놉시스 translate_on
.ena (1\'b1),
.areset (1\'b0),
.sreset (1\'b0),
.regoutlo (),
.regouthi (mimic_data_2x)
.dfflo ()
);
받는 사람
arriaii_ddio_in ddio_mimic(
.datain (fb_clk),
.clk (measure_clk_2x),
.clkn (),
시놉시스 translate_off
.devclrn(),
.devpor(),
시놉시스 translate_on
.ena (1\'b1),
.areset (1\'b0),
.sreset (seq_clk_disable || ctrl_clk_disable[1]),
.regoutlo (),
.regouthi (mimic_data_2x)
.dfflo ()
);