문서 ID: 000082374 콘텐츠 형태: 문제 해결 마지막 검토일: 2018-01-30

오류(12002년): 원격 업데이트 IP를 생성할 때 매크로 기능 원격 업데이트 IP에 포트 "클럭"/"재설정"이 존재하지 않는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus Prime Version 16.1.0 Build169의 문제로 인해 오류(12002) : 포트 "클럭"이 매크로 기능 원격 업데이트 및 오류(12002)에 존재하지 않음: 설계에서 Altera 원격 업데이트 IP를 인스턴스화하고 컴파일할 때 포트 "재설정"이 매크로 기능 원격 업데이트에 존재하지 않습니다.

    이는 **_inst.v 파일 클럭 및 재설정의 포트가 매크로 모듈 **_altera_remote_update_161_umq4nxq 다르기 때문에 clock_clk 및 reset_reset 정의됩니다.




     

     

    해결 방법

    포트 클럭을 재정의하고 설계를 재설정하여 clock_clk reset_reset 다음 다시 컴파일할 수 있습니다. 예를 들어:

    rsu_a10 u_rsu_a10 (

    .clock_clk(inclk), //clock.clk

    .reset_reset(재설정), //reset.reset

    .avl_csr_write(avl_csr_write), // avl_csr.write

    .avl_csr_read(avl_csr_read), // .read

    .avl_csr_writedata(avl_csr_writedata), // .writedata

    .avl_csr_readdata(avl_csr_readdata), // .readdata

    .avl_csr_readdatavalid(avl_csr_readdatavalid), // .readdatavalid

    .avl_csr_waitrequest(avl_csr_waitrequest), // .waitrequest

    .avl_csr_address(avl_csr_address) // .address

    );

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Arria® 10 GT FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.