문서 ID: 000082700 콘텐츠 형태: 오류 메시지 마지막 검토일: 2011-10-12

오류: 원자에 신호를 라우팅할 수 없습니다.

환경

    인텔® Quartus® II 구독 에디션
BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

I/O에 FAST_INPUT_REGISTER 할당을 모두 적용하는 경우 관련 지연 체인, 컴파일에 대한 D3_DELAY 할당 다음과 유사한 오류로 실패할 수 있습니다.

Error: Can’t route signal "in~input" to atom "io_ff" Error: Can’t fit design in device

해결 방법

D3_DELAY 할당과 FAST_INPUT_REGISTER 모두 적용하지 마십시오. 할당. 두 할당을 모두 안전하게 적용할 수는 있지만 둘 다 적용할 수는 없습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

Stratix® V FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.