문서 ID: 000082846 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-06-18

시뮬레이션 예제 설계 실패 및 경고 생성

환경

    인텔® Quartus® II 구독 에디션
    시뮬레이션
BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

이 문제는 DDR2 및 DDR3, LPDDR2, QDR II 및 RLDRAM에 영향을 미칩니다. II 제품.

시뮬레이션 예시 설계가 응답 및 문제를 중지할 수 있습니다. 다음과 유사한 경고:

# 3271428747 Note : Input frequency on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst now matches with specified clock frequency. # 3271457497 Warning : Input frequency violation on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst. Specified input period is 2500 ps but actual is 3750 ps

해결 방법

이 문제에 대한 해결 방법은 다음과 같습니다.

  1. 텍스트 편집기에서 시뮬레이션 예제를 엽니다. 설계 최상위 파일(예: corename_example_sim.v).
  2. 시뮬레이션 예시 설계 최상위 파일에서 변경 필요한 주파수와 일치하는 참조 클럭 BFM 클럭 속도 에서 MHz.
  3. 예를 들어, 인스턴스의 pll_ref_clk altera_avalon_clock_source경우 , 교체.CLOCK_RATE (32)

    와 함께

.CLOCK_RATE (32.765)

이 문제는 향후 버전에서 해결됩니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® 프로그래밍 가능 장치

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.