중요 문제
이 문제는 DDR2 및 DDR3, LPDDR2, QDR II 및 RLDRAM에 영향을 미칩니다. II 제품.
시뮬레이션 예시 설계가 응답 및 문제를 중지할 수 있습니다. 다음과 유사한 경고:
# 3271428747 Note : Input frequency on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst
now matches with specified clock frequency.
# 3271457497 Warning : Input frequency violation on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst.
Specified input period is 2500 ps but actual is 3750 ps
이 문제에 대한 해결 방법은 다음과 같습니다.
- 텍스트 편집기에서 시뮬레이션 예제를 엽니다. 설계 최상위 파일(예: corename_example_sim.v).
- 시뮬레이션 예시 설계 최상위 파일에서 변경 필요한 주파수와 일치하는 참조 클럭 BFM 클럭 속도 에서 MHz.
예를 들어, 인스턴스의 pll_ref_clk
altera_avalon_clock_source
경우 , 교체.CLOCK_RATE
(32)
와 함께
.CLOCK_RATE (32.765)
이 문제는 향후 버전에서 해결됩니다.