중요 문제
PCI* Express용 인텔® Arria® 10GX 하드 IP 인텔® Cyclone® 문제로 인해 링크 교육 중 자동 RX 극성 반전이 지원되지 않습니다. PCI* Express 코어용 인텔® Arria® 10 또는 인텔® Cyclone® 10GX 하드 IP가 Polling.Config 상태 동안 TS2 교육 시퀀스를 수신하면 자동 레인 RX 극성 반전이 보장되지 않습니다. 링크는 예상보다 작은 링크 폭으로 훈련할 수도 있으며, 성공적으로 훈련되지 않을 수도 있습니다. 이 문제는 PCIe* 속도와 폭이 있는 구성에 영향을 줄 수 있습니다.
이 문제를 해결하기 위해 인텔®은 링크 교육 중에 자동 극성 반전을 수행하는 RX 극성 반전 소프트 로직 IP를 만들었습니다.
이 RX 극성 반전 소프트 로직을 활성화하면 Gen1 x1을 제외한 모든 PCIe* 구성에서 자동 극성 반전을 사용할 수 있습니다.
이 RX 극성 반전 소프트 로직 수정은 소프트 로직 IP가 작동하도록 코어 패브릭을 프로그래밍해야 하므로 CvP 또는 자율 모드를 지원하지 않습니다.
- PCI Express GUI용 인텔 Arria 10 하드 IP 열기
- PHY 특성 탭 선택
- PCI Express 배너용 인텔 Arria 10 하드 IP를 마우스 오른쪽 버튼으로 클릭하고 숨겨진 매개변수 표시 를 선택합니다.
- rx_polarity 반전 소프트 로직 매개변수 활성화가 표시될 때까지 아래로 스크롤하여 선택합니다.
- 다른 숨겨진 매개변수를 수정하지 마십시오.
- PCI Express 배너용 인텔 Arria 10 하드 IP를 마우스 오른쪽 버튼으로 클릭하고 숨겨진 매개변수 숨기기(선택 사항이지만 권장 사항)를 선택합니다.
- HDL 생성 선택