문서 ID: 000083216 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-12-03

40GbE 및 100GbE MAC 및 PHY IP 코어에서 Stratix V RX 전용 구성은 하드웨어에서 비트 오류를 보여줍니다.

환경

    인텔® Quartus® II 구독 에디션
BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

40GbE 및 100GbE MAC 및 PHY IP 코어에서 12.0 릴리스 Quartus II 소프트웨어, Stratix V용 RX 전용 구성 PHY 전용, MAC 및 PHY, MAC 및 PHY와 같은 장치 설계 어댑터, 하드웨어에서 높은 비트 오류 수준을 표시할 수 있습니다.

해결 방법

이 문제는 12.1 Quartus 소프트웨어 릴리스에서 해결되었습니다. IP 코어입니다.

IP 코어 12.0 릴리스의 경우 주파수를 줄입니다 clk_status . 100MHz에서 50MHz까지의 설계입니다. 이로 인해 부정확한 결과가 발생합니다. 클럭 속도 모니터(0x001-0x004) 및 잠금 타이머(0x011) 레지스터.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® 프로그래밍 가능 장치

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.