문서 ID: 000083261 콘텐츠 형태: 문제 해결 마지막 검토일: 2012-09-11

FPGA 버전에 없는 HardCopy III 장치에서 I/O 타이밍 위반이 표시되는 이유는 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Quartus® II 소프트웨어 버전 9.0 SP1 이전의 HardCopy® III 장치의 지연 체인 값은 TimeQuest Timing Analyzer에 올바르게 반영되지 않습니다. 따라서 I/O 타이밍 경로에 잘못된 타이밍 위반이 보고될 수 있습니다.

TimeQuest Timing Analyzer에서 올바른 지연 체인 값을 표시하려면 다음과 같이 --force_dat 옵션을 사용하여 명령줄에서 quartus_sta 명령을 실행합니다.
quartus_sta --force_dat

TimeQuest unser 인터페이스를 사용하는 경우 TimeQuest 내에서 다음 명령을 실행합니다.
create_timing_netlist -force_dat

이 문제는 Quartus II 소프트웨어의 향후 버전에서 해결될 예정입니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

HardCopy™ III ASIC 장치

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.