중요 문제
Synopsys 설계 제약 파일(.sdc)
CPRI MegaCore 기능, clk_ex_delay 클럭
기간은 일부 CPRI MegaCore 기능 변형에 대해 잘못 지정되었습니다.
이 문제는 모든 CPRI MegaCore 기능 변형에 영향을 줍니다. 기본 .sdc 스크립트를 사용합니다. 영향을 받는 구성에서, 연장된 Rx 지연 측정이 부정확합니다.
에 대한 올바른 값으로 .sdc 를 편집합니다.
M/N 비율은 128/127 또는 64/63입니다. 명령에서 create_clock
클럭의 clk_ex_delay 경우 매개변수를 수정 -period 하여
아래 표에 표시된 적절한 클럭 기간 값입니다.
| CPRI 라인 속도(Mbps) | 시스템 클럭(MHz) | 연장된 Rx 지연 측정 클럭(clk_ex_delay) | |||||
| M/N = 128/127 | M/N = 64/63 | ||||||
| 주파수(MHz) | 클럭 기간(ns) | 듀티 사이클(ns) | 주파수(MHz) | 클럭 기간(ns) | 듀티 사이클(ns) | ||
| 614.4 | 15.36 | 15.24 | 65.617 | 32.809 | 15.12 | 66.138 | 33.069 |
| 1228.8 | 30.72 | 30.48 | 32.808 | 16.404 | 30.24 | 33.069 | 16.535 |
| 2457.6 | 61.44 | 60.96 | 16.404 | 8.202 | 60.48 | 16.534 | 8.267 |
| 3072.0 | 76.80 | 76.20 | 13.123 | 6.562 | 75.60 | 13.228 | 6.614 |
| 4915.2 | 122.88 | 121.92 | 8.202 | 4.101 | 120.96 | 8.267 | 4.134 |
| 6144.0 | 153.60 | 152.40 | 6.562 | 3.281 | 151.20 | 6.614 | 3.307 |
이 문제는 CPRI MegaCore 기능의 버전 10.1에서 해결되었습니다.