문서 ID: 000083382 콘텐츠 형태: 문제 해결 마지막 검토일: 2011-11-09

CPRI IP 코어에서 Rx 지연 측정 클럭 기간이 잘못되었습니다.

환경

    인텔® Quartus® II 구독 에디션
BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

Synopsys 설계 제약 파일(.sdc) CPRI MegaCore 기능, clk_ex_delay 클럭 기간은 일부 CPRI MegaCore 기능 변형에 대해 잘못 지정되었습니다.

이 문제는 모든 CPRI MegaCore 기능 변형에 영향을 줍니다. 기본 .sdc 스크립트를 사용합니다. 영향을 받는 구성에서, 연장된 Rx 지연 측정이 부정확합니다.

해결 방법

에 대한 올바른 값으로 .sdc 를 편집합니다. M/N 비율은 128/127 또는 64/63입니다. 명령에서 create_clock 클럭의 clk_ex_delay 경우 매개변수를 수정 -period 하여 아래 표에 표시된 적절한 클럭 기간 값입니다.

적절한 클럭 기간 값
CPRI 라인 속도(Mbps)시스템 클럭(MHz)연장된 Rx 지연 측정 클럭(clk_ex_delay)
M/N = 128/127M/N = 64/63
주파수(MHz)클럭 기간(ns)듀티 사이클(ns)주파수(MHz)클럭 기간(ns)듀티 사이클(ns)
614.415.3615.2465.61732.80915.1266.13833.069
1228.830.7230.4832.80816.40430.2433.06916.535
2457.661.4460.9616.4048.20260.4816.5348.267
3072.076.8076.2013.1236.56275.6013.2286.614
4915.2122.88121.928.2024.101120.968.2674.134
6144.0153.60152.406.5623.281151.206.6143.307

이 문제는 CPRI MegaCore 기능의 버전 10.1에서 해결되었습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® 프로그래밍 가능 장치

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.