Quartus II 소프트웨어 버전 4.0은 컴파일 오류를 제공하지 않고 Stratix 장치에서 약한 풀업 저항기 할당을 CLK[1, 3, 4, 5, 6, 7, 8, 10, 12, 13, 14, 15] 입력 핀에서 수행할 수 있는 이유는 무엇입니까?
1
보증 제외
본 사이트의 모든 게시물 및 콘텐츠 사용은 Intel.com 이용 약관이 적용됩니다.
이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.