문서 ID: 000083561 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-12-11

28nm 장치의 Altera_PLL 메가 기능으로 PLL 동적 위상 이동을 수행할 때 사용할 올바른 C 카운터 위치 할당은 무엇입니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus® II 소프트웨어 버전 13.0sp1 이전 버전에서는 C 카운터 값을 지정해야 합니다(cnt_sel) 물리적 카운터 인덱스 기준으로 위상 이동이 가능한 카운터를 선택합니다. 물리적 카운터 인덱스 정보는 Arria V, Cyclone V 및 Stratix V 장치 핸드북의 클럭 네트워크 및 PLL 장에서 확인할 수 있습니다.


    Quartus II 소프트웨어 버전 13.1 이상에서 사용자는 논리 카운터 인덱스를 기준으로 C 카운터 값(cnt_sel)을 지정할 수 있습니다. 논리 카운터 인덱스는 Altera PLL 메가 기능의 출력 클럭(outclk0, outclk1...) 번호에 매핑됩니다.

     

    해결 방법

    Quartus II 소프트웨어 버전 13.0sp1 이전의 경우 C 카운터 값 값을 지정합니다(cnt_Sel) 물리적 카운터 인덱스.

    Quartus II 소프트웨어 버전 13.1 이상의 경우 C 카운터 값(cnt_sel) 논리 카운터 인덱스.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 15 제품

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Cyclone® V GX FPGA
    Stratix® V GT FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA
    Stratix® V E FPGA
    Cyclone® V SE SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.