문서 ID: 000084017 콘텐츠 형태: 오류 메시지 마지막 검토일: 2015-04-01

오류(12006년): 노드 인스턴스 "rs_hip"가 정의되지 않은 엔티티 "altpcierd_hip_rs"을 인스턴스화합니다.

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus II 소프트웨어의 버전 14.1에 문제가 있으므로 구성 바이패스® 기능이 활성화된 Arria® 10 PCI Express® Hard IP가 활성화되었을 때 이 오류가 나타날 수 있습니다.

    해결 방법

    /ip/altera/altera_pcie/altera_pcie_a10_ed/example_design/verilog/chaining_dma 디렉토리에서 < 분산>/altera_pcie_a10_hip_141/synth 디렉토리에서 altpcierd_hip_rs.v 파일을 복사합니다. < 분산>/< 분산>.qip 파일에 다음 줄을 추가하십시오.
    set_global_assignment -library -name VERILOG_FILE [파일 조인 $::quartus(qip_path) "altera_pcie_a10_hip_141/synth/altpcierd_hip_rs.v"]

    이 문제는 Quartus® II 소프트웨어의 향후 버전에서 해결될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 3 제품

    인텔® Arria® 10 GX FPGA
    인텔® Arria® 10 GT FPGA
    인텔® Arria® 10 SX SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.