문서 ID: 000084019 콘텐츠 형태: 오류 메시지 마지막 검토일: 2012-09-11

경고: 빠른 PLL |altlvds_rx:altlvds_rx_component| 병합할 수 없습니다. dpa_lvds_rx:auto_generated|pll 및 빠른 PLL |altlvds_tx:altlvds_tx_component| lvds_tx:auto_generated|pll

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Quartus® II 소프트웨어는 클럭 주파수가 동일하더라도 ALTLVDS_RX 메가기능에 대한 PLL을 병합하고 DPA가 활성화된 ALTLVDS_TX 메가 기능을 사용할 때 이 경고를 발행할 수 있습니다. 이는 Stratix® III 및 Stratix IV 장치에 영향을 미칩니다.

예: PLL 포스트 스케일 디바이더(k)의 한계 범위는 1, 2, 4입니다.  DPA가 활성화되지 않은 ALTLVDS 메가 기능 인스턴스에 가장 적합한 VCO 주파수는 ~600MHz이지만 3이 유효한 디바이더 값이 아니므로 600MHz는 200MHz DPA 주파수를 생성하는 데 사용할 수 없습니다. 

외부 PLL 옵션 없이 ALTLVDS 메가 기능 사용 시 Quartus II 소프트웨어의 PLL 설정을 제어할 수 없습니다.  주변 작업으로 외부 PLL 모드에서 ALTLVDS 메가 기능을 사용할 수 있습니다.   이를 통해 PLL 값을 제어하고 PLL 클럭 출력을 설계의 ALTLVDS_RX 메가 기능 및 ALTLVDS_TX 메가 기능 인스턴스에 수동으로 할당하여 PLL 공유를 허용합니다.

외부 PLL 모드에서 ALTLVDS 메가 기능 사용에 대한 자세한 내용은 다음 을 참조하십시오. ALTLVDS 메가 기능 사용자 가이드 (PDF).

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.