문서 ID: 000084214 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2012-09-12

PCIe HIP가 L2 저전력 상태로 진입하는 것을 방지하는 방법은 무엇입니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    일부 시나리오에서는 PCIe HIP가 L2 저전력 상태로 들어갈 때 문제가 발생할 수 있습니다.

    몇몇 현상은 다음을 포함할 수 있습니다:
    -LTSSM이 L2 저전력 상태에 갇혀 있습니다.
    L2 입력 후 PCIe 열거 문제

    해결 방법

    PCI Express HIP가 L2 저전력 상태로 들어갈 때 사용자가 문제를 해결하는 데 사용할 수 있는 두 가지 방법이 있습니다.


    PCI Express HIP가 L2 저전력 상태로 들어가지 않도록 하십시오.
    - pme_to_cr 1\'b0으로 묶습니다.

    이 문제를 해결하는 또 다른 방법은 LTSSM이 L2.idle로 전환될 때 PCIe 코어를 재설정하는 사용자 로직을 구현하는 것입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 3 제품

    Stratix® IV GX FPGA
    Arria® II GX FPGA
    Cyclone® IV GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.