문서 ID: 000084319 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-06-26

AN 558: Arria II 장치에서 동적 재구성 구현: 알려진 문제

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    문제 84443: 버전 3.5

    응용 프로그램 노트 558 표 4에서 다음과 같이 tx_preemp[4:0] 매핑을 잘못 나열합니다.

    tx_preemp[4:0] ALTGX 설정
    00000                 0
    00001                 1
    00101                 2
    01001                 3
    01101                 4
    10001                 5
    10101                 6

    올바른 매핑이어야 합니다.

    tx_preemp[4:0] ALTGX 설정
    00000                 0
    00001                 1
    00010                 2
    00011                 3
    00100                 4
    00101                 5
    00110                 6

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    Arria® II GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.