AN141 표 2에는 8x11 및 10x12의 두 개의 SDRAM 주소 구성이 표시됩니다. 각 구성에서 맨 위 행의 비트는 행 주소를 나타내고 맨 아래 행의 비트는 열 주소를 나타냅니다.
EPXA 장치의 SDRAM 컨트롤러의 주소 비트는 항상 비트 2로 시작하여 다음 순서로 매핑됩니다.
- 열 주소
- 은행 주소
- 행 주소
주소 비트 1..0은 바이트 마스크 활성화 핀 DQM을 디코딩하는 데 사용됩니다[3..0]
AN141 표 2에는 8x11 및 10x12의 두 개의 SDRAM 주소 구성이 표시됩니다. 각 구성에서 맨 위 행의 비트는 행 주소를 나타내고 맨 아래 행의 비트는 열 주소를 나타냅니다.
EPXA 장치의 SDRAM 컨트롤러의 주소 비트는 항상 비트 2로 시작하여 다음 순서로 매핑됩니다.
주소 비트 1..0은 바이트 마스크 활성화 핀 DQM을 디코딩하는 데 사용됩니다[3..0]
1
본 사이트의 모든 게시물 및 콘텐츠 사용은 Intel.com 이용 약관이 적용됩니다.
이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.