문서 ID: 000084523 콘텐츠 형태: 문제 해결 마지막 검토일: 2014-03-31

HPS 시뮬레이션에서 h2f_rst_n 신호 어설션이 표시되지 않는 이유는 무엇입니까?

환경

    인텔® Quartus® II 구독 에디션
    시뮬레이션
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

Quartus® II 소프트웨어 BFM 시뮬레이션 모델의 문제로 인해 "h2f_rst_n" 신호가 "h2f_rst_n" 신호를 구동하지 않습니다. 이로 인해 예기치 않은 상호 연결 동작이 발생하고 플랫폼 디자이너 상호 연결 로직이 재설정되지 않습니다.

이 문제는 시뮬레이션에만 영향을 미칩니다.

해결 방법

이 문제를 해결하려면 다음 단계를 따르십시오.

  1. "submodules/<qsys-system-name>_<HPS-인스턴스 이름>_fpga_interfaces.sv" 파일에서 "INITIAL_RESET_CYCLES" 매개변수를 0 이상으로 수정합니다.
  2. "h2f_reset_inst" 인스턴스에 클럭(f2h_axi_clk)을 할당합니다.

시뮬레이션 코드:
----------------
altera_avalon_reset_source #(
. ASSERT_HIGH_RESET(0),
. INITIAL_RESET_CYCLES(0) <==========(1) "0"을 100으로 변경합니다. INITIAL_RESET_CYCLES(100)
) h2f_reset_inst (
.reset(h2f_rst_n),
.clk(\'0) <=========(2) .clk(f2h_axi_clk)와 같은 클럭 신호로 \'0 변경
);
----------------

이 문제는 Quartus® II 소프트웨어 버전 14.0에서 해결되었습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 5 제품

Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Arria® V SX SoC FPGA
Arria® V ST SoC FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어서는 안 됩니다. 이 페이지의 영어 버전과 번역 사이에 모순이 있는 경우 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.