문서 ID: 000084642 콘텐츠 형태: 오류 메시지 마지막 검토일: 2015-02-12

오류: <module name="">소스에 데이터 신호가 있습니다. <number> 비트가 있지만 싱크는 그렇지 않습니다.</number></module>

환경

  • 인텔® Quartus® II 구독 에디션
  • DSP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명 Quartus® II/DSP Builder 14.1의 문제로 인해 두 개 이상의 AVALON® ST 인터페이스(AVST)가 있는 구성 요소에 위의 오류가 표시됩니다.  또한 Qsys 상속자 보기에서 AVST 인터페이스 중 하나에 신호가 없으며 신호가 없는 "exp"라는 추가 인터페이스가 있음을 알 수 있습니다.
    해결 방법

    문제를 해결하려면 오류 메시지의 구성 요소에 대해 생성된 Qsys_hw.tcl 파일을 찾아 편집합니다.

    모든 avalon_스트리밍 싱크와 모든 avalon_스트리밍 소스 사이에서 신호 이름을 고유하게 지정합니다.  예를 들어 한 구성 요소의 모든 이름에 "1"을 추가할 수 있습니다.

    또한 "exp" 인터페이스에 대해 설명합니다.

    예를 들어:

    Qsys 생성 버전:

    ...

    # 인터페이스 AStInput
    add_interface AStInput avalon_스트리밍 싱크
    set_interface_property AStInput 오류설정자 ""
    set_interface_property AStInput maxChannel 255
    set_interface_property AStInput readyLatency 0
    set_interface_property AStInput ASSOCIATED_CLOCK 클럭
    set_interface_property AStInput 활성화 true
    set_interface_property AStInput 데이터BitsPerSymbol 17
    add_interface_port AStInput input_ready 준비 입력 1
    set_port_property input_ready VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput sink_valid 유효한 입력 1
    set_port_property sink_valid VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput sink_channel 채널 입력 8
    add_interface_port AStInput sink_data 데이터 입력 17
    add_interface_port AStInput sink_sop startofpacket 입력 1
    set_port_property sink_sop VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput sink_eop 엔도패켓 입력 1
    set_port_property sink_eop VHDL_TYPE STD_LOGIC_VECTOR


    # 인터페이스 AStInput1
    add_interface AStInput1 avalon_스트리밍 싱크
    set_interface_property AStInput1 오류설정자 ""
    set_interface_property AStInput1 maxChannel 255
    set_interface_property AStInput1 readyLatency 0
    set_interface_property AStInput1 ASSOCIATED_CLOCK 클럭
    set_interface_property AStInput1 활성화 true
    set_interface_property AStInput1 데이터비트퍼심볼 17
    add_interface_port AStInput1 input_ready 준비 입력 1
    set_port_property input_ready VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput1 sink_valid 유효한 입력 1
    set_port_property sink_valid VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput1 sink_channel 채널 입력 8
    add_interface_port AStInput1 sink_data 데이터 입력 17
    add_interface_port AStInput1 sink_sop startofpacket 입력 1
    set_port_property sink_sop VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput1 sink_eop 엔도패켓 입력 1
    set_port_property sink_eop VHDL_TYPE STD_LOGIC_VECTOR

    ...

    # 인터페이스 exp
    add_interface 익스피리전스 도관 끝
    set_interface_property exp 활성화 true

    수정된 버전:

    # 인터페이스 AStInput
    add_interface AStInput avalon_스트리밍 싱크
    set_interface_property AStInput 오류설정자 ""
    set_interface_property AStInput maxChannel 255
    set_interface_property AStInput readyLatency 0
    set_interface_property AStInput ASSOCIATED_CLOCK 클럭
    set_interface_property AStInput 활성화 true
    set_interface_property AStInput 데이터BitsPerSymbol 17
    add_interface_port AStInput input_ready 준비 입력 1
    set_port_property input_ready VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput sink_valid 유효한 입력 1
    set_port_property sink_valid VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput sink_channel 채널 입력 8
    add_interface_port AStInput sink_data 데이터 입력 17
    add_interface_port AStInput sink_sop startofpacket 입력 1
    set_port_property sink_sop VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput sink_eop 엔도패켓 입력 1
    set_port_property sink_eop VHDL_TYPE STD_LOGIC_VECTOR


    # 인터페이스 AStInput1
    add_interface AStInput1 avalon_스트리밍 싱크
    set_interface_property AStInput1 오류설정자 ""
    set_interface_property AStInput1 maxChannel 255
    set_interface_property AStInput1 readyLatency 0
    set_interface_property AStInput1 ASSOCIATED_CLOCK 클럭
    set_interface_property AStInput1 활성화 true
    set_interface_property AStInput1 데이터비트퍼심볼 17
    add_interface_port AStInput1 input1_ready 준비 입력 1
    set_port_property 입력1_ready VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput1 싱크1_valid 유효한 입력 1
    set_port_property 싱크1_valid VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput1 싱크1_channel 채널 입력 8
    add_interface_port AStInput1 싱크1_data 데이터 입력 17
    add_interface_port AStInput1 싱크1_sop startofpacket 입력 1
    set_port_property 싱크1_sop VHDL_TYPE STD_LOGIC_VECTOR
    add_interface_port AStInput1 싱크1_eop 엔도패켓 입력 1
    set_port_property 싱크1_eop VHDL_TYPE STD_LOGIC_VECTOR

    ...

    # 인터페이스 exp
    # add_interface 익스피리전스 도관 끝
    # set_interface_property exp 활성화 true

    이는 Quartus II/DSP Builder 소프트웨어의 향후 릴리스에서 수정될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    Stratix® IV E FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.