문제를 해결하려면 오류 메시지의 구성 요소에 대해 생성된 Qsys_hw.tcl 파일을 찾아 편집합니다.
모든 avalon_스트리밍 싱크와 모든 avalon_스트리밍 소스 사이에서 신호 이름을 고유하게 지정합니다. 예를 들어 한 구성 요소의 모든 이름에 "1"을 추가할 수 있습니다.
또한 "exp" 인터페이스에 대해 설명합니다.
예를 들어:
Qsys 생성 버전:
...
# 인터페이스 AStInput
add_interface AStInput avalon_스트리밍 싱크
set_interface_property AStInput 오류설정자 ""
set_interface_property AStInput maxChannel 255
set_interface_property AStInput readyLatency 0
set_interface_property AStInput ASSOCIATED_CLOCK 클럭
set_interface_property AStInput 활성화 true
set_interface_property AStInput 데이터BitsPerSymbol 17
add_interface_port AStInput input_ready 준비 입력 1
set_port_property input_ready VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput sink_valid 유효한 입력 1
set_port_property sink_valid VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput sink_channel 채널 입력 8
add_interface_port AStInput sink_data 데이터 입력 17
add_interface_port AStInput sink_sop startofpacket 입력 1
set_port_property sink_sop VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput sink_eop 엔도패켓 입력 1
set_port_property sink_eop VHDL_TYPE STD_LOGIC_VECTOR
# 인터페이스 AStInput1
add_interface AStInput1 avalon_스트리밍 싱크
set_interface_property AStInput1 오류설정자 ""
set_interface_property AStInput1 maxChannel 255
set_interface_property AStInput1 readyLatency 0
set_interface_property AStInput1 ASSOCIATED_CLOCK 클럭
set_interface_property AStInput1 활성화 true
set_interface_property AStInput1 데이터비트퍼심볼 17
add_interface_port AStInput1 input_ready 준비 입력 1
set_port_property input_ready VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput1 sink_valid 유효한 입력 1
set_port_property sink_valid VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput1 sink_channel 채널 입력 8
add_interface_port AStInput1 sink_data 데이터 입력 17
add_interface_port AStInput1 sink_sop startofpacket 입력 1
set_port_property sink_sop VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput1 sink_eop 엔도패켓 입력 1
set_port_property sink_eop VHDL_TYPE STD_LOGIC_VECTOR...
# 인터페이스 exp
add_interface 익스피리전스 도관 끝
set_interface_property exp 활성화 true
수정된 버전:
# 인터페이스 AStInput
add_interface AStInput avalon_스트리밍 싱크
set_interface_property AStInput 오류설정자 ""
set_interface_property AStInput maxChannel 255
set_interface_property AStInput readyLatency 0
set_interface_property AStInput ASSOCIATED_CLOCK 클럭
set_interface_property AStInput 활성화 true
set_interface_property AStInput 데이터BitsPerSymbol 17
add_interface_port AStInput input_ready 준비 입력 1
set_port_property input_ready VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput sink_valid 유효한 입력 1
set_port_property sink_valid VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput sink_channel 채널 입력 8
add_interface_port AStInput sink_data 데이터 입력 17
add_interface_port AStInput sink_sop startofpacket 입력 1
set_port_property sink_sop VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput sink_eop 엔도패켓 입력 1
set_port_property sink_eop VHDL_TYPE STD_LOGIC_VECTOR
# 인터페이스 AStInput1
add_interface AStInput1 avalon_스트리밍 싱크
set_interface_property AStInput1 오류설정자 ""
set_interface_property AStInput1 maxChannel 255
set_interface_property AStInput1 readyLatency 0
set_interface_property AStInput1 ASSOCIATED_CLOCK 클럭
set_interface_property AStInput1 활성화 true
set_interface_property AStInput1 데이터비트퍼심볼 17
add_interface_port AStInput1 input1_ready 준비 입력 1
set_port_property 입력1_ready VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput1 싱크1_valid 유효한 입력 1
set_port_property 싱크1_valid VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput1 싱크1_channel 채널 입력 8
add_interface_port AStInput1 싱크1_data 데이터 입력 17
add_interface_port AStInput1 싱크1_sop startofpacket 입력 1
set_port_property 싱크1_sop VHDL_TYPE STD_LOGIC_VECTOR
add_interface_port AStInput1 싱크1_eop 엔도패켓 입력 1
set_port_property 싱크1_eop VHDL_TYPE STD_LOGIC_VECTOR...
# 인터페이스 exp
# add_interface 익스피리전스 도관 끝
# set_interface_property exp 활성화 true
이는 Quartus II/DSP Builder 소프트웨어의 향후 릴리스에서 수정될 예정입니다.