중요 문제
CPRI IP 코어 변형이 매핑 모드가 모두로 설정된 상태로 구성되고 대상 장치 제품군 및 CPRI 회선 속도가 다음 조합 중 하나로 설정된 경우 CPRI Rx MAP 블록 및 CPRI Tx MAP 블록에서 설정 시간 위반이 관찰될 수 있습니다.
이러한 타이밍 위반은 다음과 같은 대상 장치 제품군과 CPRI 회선 속도의 조합에서 관찰되었습니다.
- CPRI 라인 속도에서 Arria® V 장치 4.9152Gbps
- CPRI 라인 속도에서 Arria® V 장치 6.144Gbps
- CPRI 라인 속도 9.8304Gbps의 Stratix® V 장치
이 문제를 방지하려면 전체 설정 대신 설계에 필요한 특정 MAP 인터페이스 매핑 모드(기본, 고급 1, 고급 2 또는 고급 3)로 CPRI IP 코어를 구성합니다.
그러나 고급 1 매핑 모드로 구성된 일부 CPRI IP 코어 변형이 타이밍 클로저를 달성하지 못할 수 있음을 참조하십시오.
이 문제는 CPRI MegaCore 기능 버전 12.1에서 해결되었습니다.