문서 ID: 000084805 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-05-20

모든 매핑 모드로 구성된 CPRI IP 코어 변형이 타이밍 클로저를 달성하지 못할 수 있음

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    CPRI IP 코어 변형이 매핑 모드가 모두로 설정된 상태로 구성되고 대상 장치 제품군 및 CPRI 회선 속도가 다음 조합 중 하나로 설정된 경우 CPRI Rx MAP 블록 및 CPRI Tx MAP 블록에서 설정 시간 위반이 관찰될 수 있습니다.

    이러한 타이밍 위반은 다음과 같은 대상 장치 제품군과 CPRI 회선 속도의 조합에서 관찰되었습니다.

    • CPRI 라인 속도에서 Arria® V 장치 4.9152Gbps
    • CPRI 라인 속도에서 Arria® V 장치 6.144Gbps
    • CPRI 라인 속도 9.8304Gbps의 Stratix® V 장치
    해결 방법

    이 문제를 방지하려면 전체 설정 대신 설계에 필요한 특정 MAP 인터페이스 매핑 모드(기본, 고급 1, 고급 2 또는 고급 3)로 CPRI IP 코어를 구성합니다.

    그러나 고급 1 매핑 모드로 구성된 일부 CPRI IP 코어 변형이 타이밍 클로저를 달성하지 못할 수 있음을 참조하십시오.

    이 문제는 CPRI MegaCore 기능 버전 12.1에서 해결되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 2 제품

    Stratix® V FPGA
    Arria® V FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.