LCD_D_CSn I/O 핀 할당
Cyclone® III FPGA 개발 키트 참조 매뉴얼에는 LCD 주변 기기에 대한 잘못된 핀 아웃 정보가 있습니다. 표 2-36에서 LCD 칩 선택 신호(LCD_D_CSn)는 핀 AB24 대신 AC24 핀에 할당되어야 합니다.
cycloneIII_3c120_niosII_standard 참조 설계에는 잘못된 핀 할당이 포함되어 있으며 설계 컴파일 전에 변경해야 합니다.
이 개발 키트와 관련된 자세한 내용은 Errata 섹션을 참조하십시오. Cyclone III FPGA 개발 키트 제품 페이지.
시트 10의 도식 노트 "PLACE CAPS NEAR U22"
Cyclone® III 개발 보드 Schematic의 시트 10에는 "PLACE CAPS NEAR U22"라는 메모가 있습니다. 이러한 커패시터는 (C198, C216, C226, C158, C227, C228, C229, C218, C199)입니다. 그러나 실제 개발 보드와 PCB 레이아웃에서 이러한 커패시터는 U22가 아닌 U13(DDR2SRAM) 근처에 배치됩니다.
Cyclone III 개발 보드 개략의 시트 10에 있는 오타입니다. 실제 개발 보드 PCB 레이아웃이 정확합니다. 이러한 커패시터(C198, C216, C226, C158, C227, C228, C229, C218, C199)는 U13 근처에 배치해야 합니다.