err_desc_func0 DW 헤더의 올바른 순서는 다음과 입니다.
err_desc_func0[127:0] = {헤더0, 헤더1, 헤더2 및 헤더3};
어디:
* 헤더0 = 1차 DW => 헤더 바이트0, 헤더 바이트1, 헤더 바이트2, 헤더 바이트3
* Header1 = 2차 DW => 헤더 바이트4, 헤더 바이트5, 헤더 바이트6, 헤더 바이트7
* Header2 = 3차 DW => 헤더 바이트8, 헤더 바이트9, 헤더 바이트10, 헤더 바이트11
* Header3 = 4번째 DW => 헤더 바이테12, 헤더 바이트13, 헤더 바이트14, 헤더 Byte15
참고: 헤더 3는 4개의 DW 헤더 형식에만 적용됩니다.
위의 규칙은 PCIe를 지원하는 모든 장치에 유효합니다.® S4GX, A2GX 및 C4GX를 포함한 코어입니다.
또한 소프트 IP와 하드 IP 모두에 적용됩니다.
서식에 대한 일부 업데이트:
err_desc_func0 DW 헤더의 올바른 순서는 다음과 입니다.
err_desc_func0[127:0] = {헤더0, 헤더1, 헤더2 및 헤더3};
어디:
* 헤더0 = 1차 DW => {헤더 바이테0, 헤더 바이트1, 헤더 바이테2, 헤더 바이테3}
* Header1 = 2차 DW => {헤더 바이테4, 헤더 바이테5, 헤더 바이트6, 헤더 바이트7}
* Header2 = 3차 DW => {헤더 바이테8, 헤더 바이트9, 헤더 바이트10, 헤더 Byte11}
* Header3 = 4번째 DW => {헤더 바이테12, 헤더 바이테13, 헤더 바이트14, 헤더 Byte15}
참고: 헤더 3는 4개의 DW 헤더 형식에만 적용됩니다.
위의 규칙은 S4GX, A2GX 및 C4GX를 포함한 PCIe 코어를 지원하는 모든 장치에 유효합니다.
또한 소프트 IP 모두에 적용됩니다.