문서 ID: 000085296 콘텐츠 형태: 문제 해결 마지막 검토일: 2013-10-01

Altera_PLL 메가 기능을 시뮬레이션할 때 잘못된 출력 클럭 주파수가 표시되는 이유는 무엇입니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명 버전 12.0을 통해 Quartus® II 소프트웨어의 시뮬레이션 모델의 버그로 인해 Altera_PLL 메가 기능에서 여러 출력 클럭이 활성화되어 있는 경우 시뮬레이션 결과에 잘못된 출력 주파수가 표시될 수 있습니다.  이는 시뮬레이션에서 출력 클럭 주파수의 계산에만 영향을 미치며 하드웨어는 영향을 받지 않습니다.
    해결 방법 이 문제는 Quartus II 소프트웨어 버전 12.0sp1에서 해결되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 10 제품

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Stratix® V E FPGA
    Cyclone® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.