문서 ID: 000085334 콘텐츠 형태: 오류 메시지 마지막 검토일: 2012-09-11

오류(175020): 지역에 대한 핀의 불법 제약: 지역에서 유효한 위치 없음

환경

  • 인텔® Quartus® II 구독 에디션
  • UniPHY 인텔® FPGA IP 탑재 DDR3 SDRAM 컨트롤러
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Arria® V 장치에서 일부 차등 쌍에는 DQ 그룹의 신호 중 하나만 있습니다.

    이 유형의 차등 쌍이 UniPHY IP의 메모리 클럭에 사용되는 경우 Quartus® II 소프트웨어 버전 11.1 릴리스에서 배치가 성공적으로 적합합니다. 그러나 Quartus II 소프트웨어 버전 12.0 릴리스에서 배치 결과 다음 fitter 오류 메시지가 나타납니다.

    오류(175020): 지역에 대한 핀의 불법 제약: 지역에서 유효한 위치 없음

    해결 방법

    UniPHY IP 파일 xxx_addr_cmd_pads.v에서 USE_ADDR_CMD_CPS_FOR_MEM_BK 로컬파람 선언을 찾아 거짓에서 true로 변경합니다.

    프로젝트를 다시 컴파일합니다.

    최적의 타이밍에 대한 권장 사항은 메모리 클럭 차등 쌍의 두 핀을 DQ 그룹에 배치하는 것이지만, 향후 Quartus II 소프트웨어 버전에서는 DQ 그룹에 핀 중 하나만 있을 때 성공적인 적합성도 달성해야 합니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 2 제품

    Arria® V FPGA 및 SoC FPGA
    Arria® V GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.