중요 문제
TimeQuest 타이밍 분석 중 타이밍 위반이 발생합니다. 고성능 컨트롤러 II 아키텍처를 사용하는 설계 반 속도 브리지 활성화 옵션이 켜져 있습니다.
이 문제는 고성능을 사용하는 모든 설계에 영향을 미칩니다. 하프 레이트 브리지 활성화 옵션을 사용하는 II 컨트롤러 아키텍처 켜져 있습니다.
TimeQuest에서 컴파일하는 동안 타이밍 위반이 발생합니다. 타이밍 분석기.
altera_avalon_half_rate_bridge_constraints.sdc 파일을 엽니다.
프로젝트 디렉토리에서 변수를 편집합니다.slow_clock
를 추가derive_pll_clocks
합니다.
- 풀 레이트 디자인
derive_pll_clocks
set slow_clk "*|altpll_component|auto_generated|pll1|clk[1]"
- 하프 레이트 디자인
derive_pll_clocks
"*|altpll_component|auto_generated|pll1|clk[0]" slow_clk 설정합니다.
이 문제는 향후 DDR 버전에서 해결되며, ALTMEMPHY IP를 탑재한 DDR2 SDRAM 컨트롤러