문서 ID: 000085405 콘텐츠 형태: 문제 해결 마지막 검토일: 2011-08-23

하프 레이트 브리지 지원 설계의 타이밍 위반

환경

    인텔® Quartus® II 구독 에디션
BUILT IN - ARTICLE INTRO SECOND COMPONENT

중요 문제

설명

TimeQuest 타이밍 분석 중 타이밍 위반이 발생합니다. 고성능 컨트롤러 II 아키텍처를 사용하는 설계 반 속도 브리지 활성화 옵션이 켜져 있습니다.

이 문제는 고성능을 사용하는 모든 설계에 영향을 미칩니다. 하프 레이트 브리지 활성화 옵션을 사용하는 II 컨트롤러 아키텍처 켜져 있습니다.

TimeQuest에서 컴파일하는 동안 타이밍 위반이 발생합니다. 타이밍 분석기.

해결 방법

altera_avalon_half_rate_bridge_constraints.sdc 파일을 엽니다. 프로젝트 디렉토리에서 변수를 편집합니다.slow_clock 를 추가derive_pll_clocks합니다.

  • 풀 레이트 디자인
derive_pll_clocks set slow_clk "*|altpll_component|auto_generated|pll1|clk[1]"
  • 하프 레이트 디자인
derive_pll_clocks

"*|altpll_component|auto_generated|pll1|clk[0]" slow_clk 설정합니다.

이 문제는 향후 DDR 버전에서 해결되며, ALTMEMPHY IP를 탑재한 DDR2 SDRAM 컨트롤러

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® 프로그래밍 가능 장치

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.