문서 ID: 000085607 콘텐츠 형태: 문제 해결 마지막 검토일: 2015-01-01

출력 전압 신호가 1.8V SSTL 50 ohm On-Chip 종단(OCT)의 상승 및 하강 가장자리에서 Cyclone III 장치의 교정 IBIS 모델 없이 모노노닉이 아닌 이유는 무엇입니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

최종 Cyclone® III 장치 IBIS 모델에는 교정 없이 1.8V SSTL 50 옴 온칩 터미네이션(OCT)의 상승 및 하강 가장자리에서 출력 전압 신호가 모노토닉이 아닌 것으로 알려진 문제가 있습니다. 수정된 Cyclone III IBIS 모델 파일은 아래 링크에서 다운로드할 수 있습니다.

CIII_Corrected_IBIS_Model_2.ibs

영향을 받는 수정된 IBIS 모델은 다음과 같습니다.

- ttl18_cio_r50
- ttl18_cio_r25
- hstl18c1_cio_r50
- hstl18c2_cio_r25
- sstl18c1_cio_r50
- sstl18c2_cio_r25
- dhstl18c1_cio_r50
- dsstl18c1_cio_r50

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

Cyclone® III FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.