문서 ID: 000085766 콘텐츠 형태: 문제 해결 마지막 검토일: 2021-06-23

Quartus® Prime Pro Edition 소프트웨어 버전 21.2에서 알아야 할 문제는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • 인텔® FPGA 지적 재산권
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Quartus® Prime Pro Edition 소프트웨어 버전 21.2를 사용하는 경우 다음과 같은 중요한 솔루션을 고려하십시오.

    해결 방법

    프로토콜을 통한 구성(CvP) 초기화/CvP 업데이트가 Agilex™ 7 F-타일 및 R-타일 장치에서 작동하지 않는 이유는 무엇입니까?

    Stratix® 10 10GBASE-KR PHY IP 코어를 사용할 때 하드웨어에서 기능 오류가 표시되는 이유는 무엇입니까?

    VCO가 약 1066MHz(인터페이스 주파수가 약 266/533/1066MHz)로 실행 중일 때 Altera® Phylite IP가 하드웨어에서 실패하는 이유는 무엇입니까?

    Agilex™ 7 FPGA 트리스테이트 GPIO 핀이 하드웨어에서 실패하는 이유는 무엇입니까?

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Agilex™ FPGAs 및 SoC FPGAs

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.