문서 ID: 000085821 콘텐츠 형태: 문제 해결 마지막 검토일: 2009-05-26

Quartus® II 소프트웨어 버전 9.0 이후 Stratix® III 타이밍 모델이 업데이트되었습니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

예, Stratix® III 타이밍 모델은 Quartus® II 소프트웨어 버전 9.0 SP1에서 업데이트되어 다음과 같은 문제를 해결했습니다.

해결 방법
  • Quartus II 버전 9.0 이하에서 누락된 M9K 및 M144K 타이밍 모델에 클럭 활성화 경로를 추가했습니다.
  • DDIO 출력 경로의 타이밍을 정확하게 분석하기 위해 T4(DDIO_MUX) 타이밍 모델을 수정했습니다.
  • 레벨링으로 DDR3 인터페이스를 구현하는 설계에서 하드웨어 기능 오류 가능성을 제거하기 위해 쓰기 레벨링 지연 체인 타이밍 모델을 수정했습니다.

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.