문서 ID: 000086266 콘텐츠 형태: 문제 해결 마지막 검토일: 2020-10-23

인텔® Stratix® 10 SoC 설계가 hps_cold_nReset 전환을 감지하지 못하는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Stratix® 10 장치 데이터시트의 문제로 인해 인텔 Stratix 10 FPGA SDM HPS_cold_nReset 핀의 펄스 폭 요구 사항은 문서화되지 않았습니다.

    해결 방법

    hps_cold_nReset 핀의 펄스 폭 요구 사항은 3ms입니다.

    참고:

    • nConfig 신호를 사용하여 장치를 재구성하려는 경우 HPS를 콜드 리셋할 필요는 없습니다.  nConfig 이벤트(재구성)가 전체 장치(HPS 및 FPGA)를 닦은 다음 선택한 부팅 장치(MSEL 설정)에서 장치를 재구성합니다.
    •  NConfig 는 HPS가 프로세스에서 재설정될 때 발행해서는 안 됩니다. 과정에서 HPS 재설정이 있는 경우, HPS 재설정이 트리거된 시점부터 NConfig: 10ms 초과를 발행하기 전에 HPS 재설정이 완료될 때까지 기다립니다.

    또한 구성 이벤트가 진행되는 동안 HPS를 재설정하면 인텔 Stratix 10 SoC 장치가 올바르게 부팅되거나 구성되지 않는 이유는 무엇입니까?

    이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 20.3부터 해결됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 3 제품

    인텔® Stratix® 10 SX SoC FPGA
    인텔® Stratix® 10 MX FPGA
    인텔® Stratix® 10 TX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.