문서 ID: 000086335 콘텐츠 형태: 문제 해결 마지막 검토일: 2017-02-14

Quartus Prime 소프트웨어 버전 16.1 업데이트 1이 출시된 이후 보정된 I/O 표준이 포함된 입력 경로에 대한 Arria 10개의 장치 타이밍 모델이 변경되었습니까?

환경

    인텔® Quartus® Prime Pro Edition
    I O
BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

예, Quartus® Prime 소프트웨어 버전 16.1 업데이트 1이 출시된 이후 I/O 입력 경로에 대한 타이밍 모델이 Arria® 10개 장치에 대해 업데이트되었습니다. 이는 보정된 I/O 표준과 40, 50 또는 60 ohm 입력 종료와 함께 입력 핀을 사용하는 설계에 영향을 줍니다. 3V I/Os는 보정된 종료를 지원하지 않기 때문에 영향을 받지 않습니다.

해결 방법

디자인이 영향을 받는 I/O 구성을 사용하는 경우 Quartus Prime 소프트웨어 버전 16.1 업데이트 2 이상에서 TimeQuest 타이밍 분석기를 다시 실행합니다. EMIF(외부 메모리 인터페이스) IP의 경우 IP 재생이 필요합니다. 타이밍 위반이 있는 경우 Quartus Prime 소프트웨어 버전 16.1 업데이트 2 이상에서 Fitter를 실행하여 설계 타이밍을 닫습니다.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

인텔® Arria® 10 FPGA 및 SoC FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.