문서 ID: 000086398 콘텐츠 형태: 문제 해결 마지막 검토일: 2019-02-19

Arria 10 SoC의 핀 HPS_Shared_Q2_2 HPS_Shared_Q4_2 전원 공급 장치 연결은 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Arria® 10GX, GT 및 SX 장치 제품군 핀 연결 지침 문서에서 핀 HPS_Shared_Q2_2 및 HPS_Shared_Q4_2 연결 지침은 다음과 같습니다.

    "NAND Ready/Busy 입력으로 사용되는 경우, 이 핀을 1-10k의 풀업 저항기를 통해 연결하여 NAND_RB 핀이 있는 전용 I/O 뱅크에 VCCIO_HPS. 사용하지 않으면 인텔 Quartus Prime 소프트웨어에 약한 풀업이 있는 입력으로 프로그래밍하십시오.

    올바르지 않습니다. 올바른 진술은 다음과 같습니다.

    "NAND Ready/Busy 입력으로 사용되는 경우, 이 핀을 1-10k의 풀업 저항기를 통해 연결하여 NAND_RB 핀이 있는 전용 I/O 뱅크에 VCCIO_2L. 사용하지 않으면 인텔 Quartus Prime 소프트웨어에 약한 풀업이 있는 입력으로 프로그래밍하십시오.

    해결 방법

     

    이 오타는 향후 Quartus Prime 릴리스에서 수정될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 3 제품

    인텔® Arria® 10 SX SoC FPGA
    인텔® Arria® 10 GX FPGA
    인텔® Arria® 10 GT FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.