문서 ID: 000086486 콘텐츠 형태: 문제 해결 마지막 검토일: 2014-12-01

ALTGX_RECONFIG IP reconfig_busy 신호가 Arria II, Cyclone IV 또는 Stratix IV 트랜시버 장치에 고착되면 어떻게 해야 합니까?

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    트랜시버 ALTGX_RECONFIG IP reconfig_busy 신호가 Arria® II, Cyclone® IV 또는 Stratix® IV 트랜시버 장치에 높게 고정되어 있는 경우 ALTGX_RECONFIG IP reconfig_reset 신호를 활성화하고 주장할 수 있습니다.

    해결 방법

    아래 지침을 사용하여 ALTGX_RECONFIG IP에서 reconfig_reset 신호를 활성화할 수 있습니다.

    1. ALTGX_RECONFIG IP를 엽니다.
    2. \'Channel 재구성\'을 활성화합니다.
    3. \'Channel 및 TX PLL 재구성\' 페이지에서 "\' reconfig_reset\'를 사용하십시오.
    4. \'Finish\'를 눌러 IP를 생성합니다.
    5. 동기화 리셋 신호를 reconfig_reset 포트에 연결합니다.

    다음 규칙은 reconfig_reset 신호에 적용됩니다.

    • reconfig_reset 신호는 reconfig_clk 클럭과 동기화되어야 합니다.
    • 장치가 사용자 모드로 들어갈 때 reconfig_reset 신호가 높아야 합니다.
    • reconfig_reset 신호는 적어도 하나의 reconfig_clk 클럭 주기에 대해 어설션되어야 합니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 3 제품

    Stratix® IV GX FPGA
    Stratix® IV GT FPGA
    Arria® II GZ FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.