문서 ID: 000086496 콘텐츠 형태: 제품 정보 및 문서 마지막 검토일: 2012-09-11

Quartus II 소프트웨어 버전 9.1 이상에서 Cyclone III 풀레이트 DDR2 SDRAM 고성능 컨트롤러 II에서 더 높은 클럭 속도를 달성하려면 어떻게 합니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

시스템을 설계한 경우:

1. Quartus 기반® II 소프트웨어 버전 9.0 DDR2 SDRAM 전체 속도 열 I/Os 사양 Cyclone® III 장치 및

2. Quartus II 소프트웨어 9.1로 마이그레이션하고 DDR2 SDRAM 고성능 컨트롤러 II를 사용하도록 설계를 변경한 후

코어 타이밍 오류와 성능 저하를 관찰할 수 있습니다.

 

더 높은 클럭 속도를 달성하고 코어 타이밍 위반을 제거하기 위해 아래 지침을 고려하십시오.

I. AFI 기반 PHY를 사용하고 있는지 확인하십시오.

II. Quartus II 소프트웨어에서 할당을 클릭하고 설정을 선택합니다.

 

    1. 물리적 합성 최적화 를 클릭합니다.

 

        a. 노력 수준을 추가 수준으로 설정합니다.

        B. 성능 최적화 섹션에서 모든 옵션을 활성화합니다.

 

    2. 분석 및 합성 설정을 클릭하고 최적화 기술을 속도로 설정합니다.

 

III. 보드 재 레이아웃을 수행해야 하는 경우 모든 인터페이스 핀이 한쪽(상단 또는 하단)에 배치되어 있는지 확인하십시오.

관련 제품

이 문서는 다음 항목에 적용됩니다. 1 제품

Cyclone® III FPGA

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.