시스템을 설계한 경우:
1. Quartus 기반® II 소프트웨어 버전 9.0 DDR2 SDRAM 전체 속도 열 I/Os 사양 Cyclone® III 장치 및
2. Quartus II 소프트웨어 9.1로 마이그레이션하고 DDR2 SDRAM 고성능 컨트롤러 II를 사용하도록 설계를 변경한 후
코어 타이밍 오류와 성능 저하를 관찰할 수 있습니다.
더 높은 클럭 속도를 달성하고 코어 타이밍 위반을 제거하기 위해 아래 지침을 고려하십시오.
I. AFI 기반 PHY를 사용하고 있는지 확인하십시오.
II. Quartus II 소프트웨어에서 할당을 클릭하고 설정을 선택합니다.
1. 물리적 합성 최적화 를 클릭합니다.
a. 노력 수준을 추가 수준으로 설정합니다.
B. 성능 최적화 섹션에서 모든 옵션을 활성화합니다.
2. 분석 및 합성 설정을 클릭하고 최적화 기술을 속도로 설정합니다.
III. 보드 재 레이아웃을 수행해야 하는 경우 모든 인터페이스 핀이 한쪽(상단 또는 하단)에 배치되어 있는지 확인하십시오.