문서 ID: 000086744 콘텐츠 형태: 문제 해결 마지막 검토일: 2018-02-22

Arria® V, Cyclone® V 또는 Stratix® V 장치를 사용할 때 EPCQ512A 쿼드 직렬 구성 장치에 대한 쓰기 명령이 실패하는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔 Quartus® Prime 소프트웨어 16.1 업데이트 1 이상에서 컴파일된 설계에 대한 알려진 문제로 인해, 쿼드 모드로 구성된 EPCQ 장치(예: ASx4 모드)에 ASMI 병렬 P 또는 원격 업데이트 IP를 사용할 때 EPCQ512A 장치에 플래시 쓰기가 실패할 수 있습니다.

    EPCQ Extended Quad 쓰기에 대한 opcode가 잘못 생성되기 때문입니다.

    해결 방법

    인텔 Quartus Prime 소프트웨어 16.1 업데이트 1 이상에서 컴파일된 설계의 경우 쓰기 opcode를 38h로 변경해야 합니다.

    이 문제는 인텔 Quartus Prime Standard 버전 16.1 업데이트 2 이상에서 해결되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 4 제품

    Arria® V FPGA 및 SoC FPGA
    Stratix® V FPGA
    Cyclone® V FPGA 및 SoC FPGA
    인텔® FPGA 구성 장치 EPCQ

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.