문서 ID: 000086768 콘텐츠 형태: 문제 해결 마지막 검토일: 2018-12-10

Cyclone® V GX C3 장치에 대한 Cyclone® V 장치 핸드북과 인텔® Quartus® Prime Software 컴파일 보고서 사이에 PLL 위치에 불일치가 있는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Cyclone® V GX C3 장치에 대한 Cyclone® V 장치 핸드북과 인텔® Quartus® Prime Software 컴파일 보고서 사이에는 불일치가 있습니다.

    인텔® Quartus® Prime 소프트웨어 컴파일 보고서에서 보고되는 PLL 위치는 정확하며 아래와 같습니다.

    FRACTIONALPLL_X0_Y14

    FRACTIONALPLL_X0_Y32

    FRACTIONALPLL_X48_Y1

    FRACTIONALPLL_X48_Y32

     

    해결 방법

    위의 수정된 PLL 위치는 Cyclone® V 장치 핸드북에서 업데이트됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    Cyclone® V GX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.