문서 ID: 000086914 콘텐츠 형태: 문제 해결 마지막 검토일: 2016-10-17

외부 메모리가 없는 외부 FPGA 구성을 사용할 때 Arria 10 SoC 장치에서 u-boot가 중단된 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    SoC EDS 소프트웨어 버전 16.0 이상에서 문제가 발생하면 u-boot-socfpga가 Arria® 10 SoC 설계 시 부팅하지 못할 수 있습니다.

    • BSP-Editor/u-boot-socfpga에서 외부 FPGA 구성이 선택됨
    • HPS에 연결된 외부 메모리 인터페이스(EMIF)가 없습니다.

     

    해결 방법

    SoC EDS 소프트웨어 버전 16.0에서 생성된 u-boot-socfpga 부트 로더에서 이 문제를 해결하려면 u-boot-socfpga_arria10_sdram.patch 를 다운로드하고 적용하십시오.

    패치는 uboot-socfpga/arch/arm/cpu/armv7/socfpga_arria10/sdram.c를 변경하여 외부 메모리 인터페이스가 존재하지 않는 #define 추가합니다.

    패치를 적용하려면

    1. bsp-Editor 생성 BSP(소프트웨어//uboot-socfpga)에서 실행할 때 생성한 uboot-socfpga 디렉토리에 .patch 파일을 복사합니다.
    2. git는 .패치를 적용합니다.
    3. bsp 디렉토리: cd .로 이동합니다.
    4. u-boot 재구축: 깨끗하게 만드십시오.
    5. 업데이트된 uboot_w_dtb-mkpimage.bin을 sdcard/QSPI에 기록하십시오.
     
    이 문제는 향후 SoC EDS 소프트웨어 릴리스에서 해결될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Arria® 10 SX SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.