문서 ID: 000087179 콘텐츠 형태: 오류 메시지 마지막 검토일: 2018-06-27

오류(11924년): 은행에서 VCCIO 설정이 충돌합니다.

환경

  • 인텔® Quartus® Prime Pro Edition
  • 인텔® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Quartus® Prime 소프트웨어 버전 18.0 이전의 문제로 인해 다음 경우 인텔® Arria® 10개 장치에서 이 오류가 표시됩니다.

    • 2.5V 입력 표준은 VCCIO가 3.0V인 3.0V I/O 표준이 있는 3VIO 은행에 배치됩니다.
    • 3.0V 입력 표준은 VCCIO가 2.5V인 2.5V I/O 표준이 있는 3VIO 은행에 배치됩니다.
    해결 방법

    VIH 및 VIL 사양이 충족되는 한 다음 입력 표준을 해결 방법으로 사용할 수 있습니다.

    • 2.5V 입력 표준 대신 3.0V 입력 표준
    • 3.0V 입력 표준 대신 2.5V 입력 표준

    3.0V 및 2.5V 입력 표준의 VIH 및 VIL 사양에 대한 인텔 Arria 10 장치 데이터시트를 참조하십시오.

    이 문제는 인텔® Quartus® Prime Pro 및 Standard Edition 소프트웨어 버전 18.1 이후 해결되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Arria® 10 FPGA 및 SoC FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.