문서 ID: 000087190 콘텐츠 형태: 문제 해결 마지막 검토일: 2014-06-30

RapidIO II MegaCore 기능 사용자 가이드 오류 Avalon-MM 마스터 쓰기 트랜잭션 버스트카운트 계산

환경

  • 인텔® Quartus® II 구독 에디션
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    RapidIO II MegaCore 기능 사용자 가이드에 따르면, 계산 및 켜기 계산을 나열하는 burstcount byteenable 표에 RapidIO 쓰기 트랜잭션 wrsize 을 위한 Avalon-MM 인터페이스 4'b1100에서 4'b1111까지의 범위, RapidIO 필드 address[0] 의 값이 영향을 줍니다. IP 코어 출력 버스트가 Avalon-MM 인터페이스에서 페이로드 크기는 16바이트의 배수가 아닙니다. 그러나 이 정보는 올바르지 않습니다. 쓰기 트랜잭션에 대한 버스트카운트 값 16바이트의 배수가 아닌 페이로드 크기는 다를 수 없습니다. RapidIO 트랜잭션 address[0] 비트의 값을 가지고 있습니다. 이러한 모든 경우에 값은 burstcount 숫자입니다. 패킷 페이로드에 있는 8 바이트 단어 중 2개로 나뉘고 반올림됨 최대.

    해결 방법

    이 문제에는 해결 방법이 없습니다. 이해해야 합니다. 이 경우 예상 burstcount 값에 따라 표 4-8: Avalon-MM에 따라 위 설명이 아닌 I/O 마스터 쓰기 트랜잭션 버스트카운트와 바이테너블 II RapidIO II MegaCore 기능 사용자 가이드.

    이 문제는 RapidIO 버전 14.0에서 해결되었습니다. II MegaCore 기능 사용자 가이드.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® 프로그래밍 가능 장치

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.