문서 ID: 000087870 콘텐츠 형태: 오류 메시지 마지막 검토일: 2024-11-12

오류(20561): <name> <location> 일반 또는 소스 동기 보정을 사용하는 IOPLL에서 이 위치를 사용할 수 없으므로 IOPLL</location>을 해당 위치에 배치할 수 없습니다.</name>

환경

  • 인텔® Quartus® Prime Pro Edition
  • IOPLL 인텔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    Agilex™ 7 F-시리즈 SoC FPGA 장치에서 뱅크 3C 및 3D의 IOPLL을 사용할 때 Quartus® Prime Pro Edition 소프트웨어 v21.3 이하에서 이 오류가 발생할 수 있습니다.

    HPS 공유 GPIO 뱅크(3C 및 3D)가 일반 및 소스 동기 보상 모드에서 IOPLL을 지원하지 않기 때문에 오류가 발생합니다.

    해결 방법

    IOPLL이 일반 또는 소스 동기 모드에서 작동해야 하는 경우 HPS 뱅크에 인접하지 않은 위치를 선택합니다. 또는 다른 IOPLL 보상 모드를 선택합니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Agilex™ FPGAs 및 SoC FPGAs

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.