문서 ID: 000089359 콘텐츠 형태: 정오표 마지막 검토일: 2023-01-03

PCI Express*인텔® FPGA IP 매핑된 L-타일 및 H-타일 Avalon® 메모리의 '응용 프로그램 인터페이스 폭' 매개변수에 사용할 수 있는 유일한 옵션은 '256비트'인 이유

환경

  • 인텔® Quartus® Prime Pro Edition
  • PCI Express*용 Avalon-MM 인텔® Stratix® 10 하드 IP
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 21.4부터는 PCI Express*용으로 매핑된 L-타일 및 H-타일 Avalon® 메모리의 '응용 프로그램 인터페이스 폭' 매개변수에 대한 '인텔® FPGA IP 64비트' 옵션을 더 이상 사용할 수 없습니다.

    해결 방법

    PCI Express* 인스턴스용 L-타일 및 H-타일 Avalon® 메모리 매핑 인텔® FPGA IP '64비트' '응용 프로그램 인터페이스 폭' 구성에서 '256비트' '응용 프로그램 인터페이스 폭' 구성으로 마이그레이션합니다.

    • PCI Express*용 L-타일 및 H-타일 Avalon® 메모리 매핑 인텔® FPGA IP 인스턴스화되는 플랫폼 디자이너 시스템을 엽니다.
    • 아래 Tthe '시스템 설정' 탭 다음을 변경합니다.
      • '응용 프로그램 인터페이스 폭' 매개변수를 '256비트'로 설정합니다.
      • '하드 IP 모드' 매개변수를 동일한 구성으로 설정하지만 '256비트' 인터페이스를 사용합니다.
    • 아래 Tthe 'Avalon-MM 설정' 탭에서 다음을 변경합니다.
      • 'Avalon-MM 주소 폭' '64비트'로 설정합니다.
      • '개별 바이트 액세스(TXS)로 비폭발 Avalon-MM 슬레이브 인터페이스 활성화' 매개변수가 'ON'으로 설정되어 있는 경우, 시스템의 새로운 주소 범위를 수용하기 위해 '액세스 가능한 PCIe 메모리 공간(TXS)의 주소 폭'조정합니다.
    • '시스템' 메뉴로 이동하여 '기본 주소 할당' 옵션을 선택합니다. 플랫폼 디자이너는 변경 사항을 수용하기 위해 시스템 주소 맵을 재배열합니다.
    • 플랫폼 디자이너 시스템을 저장합니다.
    • 플랫폼 디자이너 시스템을 재생성합니다.

     

     

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 4 제품

    인텔® Stratix® 10 GX FPGA
    인텔® Stratix® 10 MX FPGA
    인텔® Stratix® 10 SX SoC FPGA
    인텔® Stratix® 10 TX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.