문서 ID: 000089593 콘텐츠 형태: 문제 해결 마지막 검토일: 2022-02-18

EPCS 장치 대신 EPCQ-A 장치를 사용할 때 액티브 직렬 구성 핀을 1비트 데이터 폭 액티브 직렬 구성 모드에서 어떻게 연결해야 합니까?

환경

BUILT IN - ARTICLE INTRO SECOND COMPONENT
설명

EPCS 장치 대신 EPCQ-A 장치를 사용할 때는 1비트 데이터 폭 활성 직렬 구성 모드의 핀 연결을 처리해야 합니다.

EPCQ-A 장치에는 EPCS 장치와 핀 이름이 다릅니다.  그러나 사용자 가이드 또는 장치 핸드북은 EPCS 장치의 핀 이름을 사용하여 1비트 데이터 폭 활성 직렬 구성 모드의 핀 연결을 설명합니다.

EPCS 장치에는 제어 핀용 DCLK, nCS, ASDI 및 데이터가 있으며 EPCQ-A 장치에는 제어 핀용 DCLK, nCS, DATA0, DATA1, DATA2 및 DATA3가 있습니다. 1비트 데이터 폭 액티브 직렬 구성모드에 EPCQ-A 장치를 사용할 때는 DATA0이 EPCS의 ASDI와 동일하며 DATA1은 EPCS 데이터와 동일하다는 점에 유의하십시오.

해결 방법

다음 수치를 참조하여 EPCS와 EPCQ-A 장치 간의 핀 이름 차이와 EPCQ-A 장치와 인텔® FPGA 사이의 적절한 핀 연결을 이해합니다.

그림 1.  EPCS 장치와 인텔® Cyclone® 10 LP FPGAs 및 레거시 장치 간의 연결을 1비트 데이터 폭 액티브 직렬 구성 모드의 경우 Stratix® V, Arria® V 및 Cyclone® V FPGAs 보다 일찍 고정합니다.

 

그림 2. EPCQ-A 장치와 인텔® Cyclone® 10 LP FPGAs 및 레거시 장치 간의 연결을 Stratix® V, Arria® V 및 1비트 데이터 폭 활성 직렬 구성 모드에 대한 Cyclone® V FPGAs 이전보다 일찍 고정합니다.

 

그림 3. EPCS 장치와 Stratix® V, Arria® V 및 1비트 데이터 폭 활성 직렬 구성 모드에 대한 Cyclone® V FPGAs 연결합니다.

 

그림 4. EPCQ-A 장치와 Stratix® V, Arria® V, 1비트 데이터 폭 활성 직렬 구성 모드에 대한 Cyclone® V FPGAs 연결 고정

참고: 이 수치는 핀 연결만 표시합니다.  기타 요구 사항 및 권장 사항은 각 사용자 가이드, 장치 핸드북 및 장치 데이터시트를 참조하십시오.

관련 제품

이 문서는 다음 항목에 적용됩니다. 10 제품

Stratix® II FPGA
Stratix® IV FPGA
Stratix® V FPGA
Stratix® III FPGA
인텔® Arria®
Cyclone® FPGA
Cyclone® II FPGA
Cyclone® III FPGA
Cyclone® IV FPGA
인텔® Cyclone® 10 LP FPGA

1

이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.