인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.3 이하의 문제로 인해 F-Tile 저지연 이더넷 10G MAC 인텔® FPGA IP 디자인 예제 TCL 스크립트가 아래와 같은 오류 메시지와 함께 실행되지 않습니다.
오류: open_service: 경로를 찾을 수 없습니다.
실행 중
"open_service 마스터 $port_id"
(절차 "reg_write" 4행)
내부에서 호출됨
"reg_write $PHY_IP_BASE_ADDR $PHY_USXGMII_CONTROL_REG [expr (($restart_an_value << $PHY_USXGMII_RESTART_AN) | ($speed_값 << $PHY_USXGMII_SPEED) | ($..."
인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.3 이하에서 이 문제를 해결하려면 하드웨어 테스트 TCL 스크립트를 업데이트해야 하며 하드웨어 테스트 중에 올바른 JTAG ID를 설정해야 합니다.
단계는 다음과 같습니다.
1. 하드웨어 테스트를 시작하기 전에 system-console-fm.zip을 사용하여 <example_design>/LL10G_10G_USXGMII/hwtesting/system_console_fm의 파일 및 폴더를 교체합니다.
2. source main.tcl 명령을 실행하여 설계를 초기화합니다.
3. 사용 가능한 JTAG 마스터 목록이 표시됩니다. 기본적으로 첫 번째 JTAG 마스터가 선택됩니다. 인텔 Agilex® I-시리즈 FPGA 트랜시버-SoC 개발 키트를 대상으로 하는 Intel Agilex® 장치용 JTAG 마스터를 선택하려면 set_jtag <JTAG Master> 명령을 실행하십시오.
예: set_jtag 1
4. 이 설계 예제에 대한 하드웨어 테스트를 실행할 준비가 되었습니다.
이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어의 22.4 릴리스에서 해결되었습니다.