문서 ID: 000091470 콘텐츠 형태: 문제 해결 마지막 검토일: 2023-08-09

Intel Agilex® SoC 디바이스의 HPS가 부팅되지 않거나 런타임에 예기치 않은 기능 오류가 관찰되는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • 인텔® Quartus® Prime Pro Edition 프로그래머 및 도구
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    장치 관리자 펌웨어의 문제로 인해 일부 Intel Agilex® SoC 장치에서 특정 RAM을 읽고 쓰지 못할 수 있습니다. 영향을 받는 HPS RAM에는 L2 캐시, OCRAM, CCU, USB, CoreSight 및 EMAC가 포함됩니다.

    다음과 같은 HPS 부팅 실패가 발생할 수 있습니다.

    • HPS는 FSBL에서 dcache_enable 기능을 실행한 후 dcache 메모리 쓰기 및 읽기에서 멈춥니다.
    • "DDR: 8192MiB" 후 UART 출력이 중지됨
    • UART 출력이 "MMC에서 환경 로드 중... ***" 후 중지됩니다.
    • UART 출력은 "해시 무결성 확인 중... CRC32"
    • 잘못된 RAM 위치에 따른 다양한 예기치 않은 기능 오류

    해결 방법

    이 문제를 해결하려면 인텔® Quartus® Prime Pro Edition 소프트웨어 v21.2, 21.3, 21.4, 22.1 및 22.2용 최신 장치 관리자 펌웨어업데이트하십시오.

    최신 장치 관리자 펌웨어는 다음 링크에서 구할 수 있습니다.

    Intel Agilex® 및 인텔® Stratix® 10 장치의 최신 장치 펌웨어는 무엇입니까?

    이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.4부터 해결됩니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Agilex™ FPGAs 및 SoC FPGAs

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.