문서 ID: 000091616 콘텐츠 형태: 유지 관리 및 성능 마지막 검토일: 2022-09-02

AXI 백프레셔 모드에서 10 MX/NX FPGA 높은 대역폭 메모리(HBM2) IP 쓰기 응답 경로를 인텔® Stratix® 쓰기 성능이 낮은 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime 디자인 소프트웨어
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    중요 문제

    설명

    AXI 백프레셔 모드의 쓰기 응답 경로에서 쓰기 성능이 낮을 경우 다음과 같은 이유가 있습니다.

    AXI 백프레셔가 활성화되면 바람직한 쓰기 처리량 번호를 달성할 수 없습니다.  이 모드에서는 소프트 로직 읽기 응답 FIFO가 인스턴스화되지만, 현재 너무 얕아서 쓰기 응답이 너무 얕아서 인텔® Stratix® 10MX/NX FPGA 높은 대역폭 메모리(HBM2) IP가 백프레싱됩니다. HBMC 내부로 이 백프레셔는 쓰기 명령 채널의 역압을 초래하며, 이는 전체 시스템 처리량을 제한합니다.

     

     

    해결 방법

    쓰기 응답 인텔® Stratix® 10 MX/NX FPGA 높은 대역폭 메모리(HBM2) IP FIFO의 깊이를 16에서 32로 늘려야 합니다. AXI4 및 HBMC 백프레셔 프로토콜을 조정하려면 12개의 FIFO 슬롯이 필요하므로 버퍼링에 사용할 수 있는 슬롯 수가 4개에서 28개로 증가합니다. MLAB 수는 변경되지 않았지만 FIFO 카운터 폭은 1비트 증가합니다.

    이 문제는 현재 인텔® Quartus® Prime Pro Edition 소프트웨어의 향후 릴리스에서 해결될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 2 제품

    인텔® Stratix® 10 MX FPGA
    인텔® Stratix® 10 NX FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.