인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.2의 문제로 인해 F-타일 이더넷 인텔® FPGA Hard IP의 PTP 변형에 대한 설계 예에 제공된 "ptp_fw.tcl" 스크립트가 잘못된 Tx 또는 Rx tam_delta 값을 생성할 수 있습니다. 이 문제는 tam_delta 값이 32비트 이상을 차지하는 경우 Windows 운영 체제에서 스크립트를 실행할 때만 발생합니다.
이 문제를 해결하려면 다음과 같이 하십시오.
1). <생성된 예제 디자인 폴더>/hardware_test_design/hwtest/altera/ptp/ptp_fw.tcl에 있는 PTP 펌웨어 스크립트를 엽니다.
2). 다음 코드 줄을 찾아 바꿉니다.
설정 bslip_p_dlpulse에서 [형식 0x%X ...
bslip_p_dlpulse 설정하려면 [format 0x%lX ...
비). 설정 tx_tam_delta에서 [형식 0x%X [expr $tx_tam_n - $tx_tam_0]]
tx_tam_delta 설정하려면 [format 0x%lX [expr $tx_tam_n - $tx_tam_0]]
설정 tx_tam_delta에서 [형식 0x%X [expr $rx_tam_n + $billion_ns_fns - $tx_tam_0]]
tx_tam_delta 설정하려면 [format 0x%lX [expr $tx_tam_n + $billion_ns_fns - $tx_tam_0]]
디). 설정 rx_tam_delta [형식 0x%X [expr $rx_tam_n - $rx_tam_0]]
rx_tam_delta 설정하려면 [format 0x%lX [expr $rx_tam_n - $rx_tam_0]]
설정 rx_tam_delta [ 형식 0x%X [expr $rx_tam_n + $billion_ns_fns - $rx_tam_0]]
rx_tam_delta 설정하려면 [format 0x%lX [expr $rx_tam_n + $billion_nsfns - $rx_tam_0]]
에프). 세트 rx_spulse_offset_0에서 [형식 0x%X ...
rx_spulse_offset_0 설정하려면 [format 0x%lX ...
지). 세트 rx_spulse_offset_1에서 [형식 0x%X ...
rx_spulse_offset_1 설정하려면 [format 0x%lX ...
3). 파일을 저장합니다 .
이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.4부터 해결되었습니다.