문서 ID: 000092748 콘텐츠 형태: 정오표 마지막 검토일: 2022-10-26

SD-SDI 비디오 표준을 수신할 때 SDI II 인텔® FPGA IP 수신기가 비디오 표준을 감지하는 데 시간이 오래 걸리는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime 디자인 소프트웨어
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.3 및 스탠다드 에디션 소프트웨어 버전 21.1 이전의 문제로 인해 SDI II 인텔® FPGA IP 수신기가 SD-SDI 비디오 표준을 수신할 때 비디오 표준을 감지할 때까지 오랜 시간이 걸릴 수 있습니다.

    이 문제는 rx_coreclk 클럭 소스와 SDI II 인텔 FPGA IP xcvr_refclk 0 ppm 허용 오차일 때 발생할 수 있습니다.

    해결 방법

    인텔® Quartus® 프라임 스탠다드 에디션 소프트웨어 버전 18.1에 대한 이 문제를 해결하기 위해 패치를 사용할 수 있습니다.
    아래의 해당 링크에서 패치 0.23std다운로드하고 설치 한 다음 프로그래밍 파일을 다시 생성합니다.

    이 문제는 인텔 Quartus Prime Pro/Standard Edition 소프트웨어의 향후 릴리스에서 해결될 예정입니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 7 제품

    인텔® Stratix® 10 FPGA 및 SoC FPGA
    인텔® Agilex™ I-시리즈 FPGAs 및 SoC FPGAs
    Arria® V FPGA 및 SoC FPGA
    인텔® Arria® 10 FPGA 및 SoC FPGA
    Cyclone® V FPGA 및 SoC FPGA
    인텔® Cyclone® 10 GX FPGA
    Stratix® V FPGA

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.