문서 ID: 000093190 콘텐츠 형태: 문제 해결 마지막 검토일: 2023-11-07

25GE-1 프로파일로 동적으로 재구성할 때 F-tile Dynamic Reconfiguration Suite 인텔® FPGA IP에 대한 'Ethernet to CPRI' 설계 예가 시뮬레이션에서 작동하지 않는 이유는 무엇입니까?

환경

  • 인텔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    설명

    인텔® Quartus® Prime Pro Edition 소프트웨어 버전 22.3의 문제로 인해 F-tile Dynamic Reconfiguration Suite 인텔® FPGA IP용 'Ethernet to CPRI' 설계 예제에 제공된 테스트벤치는 25GE-1 프로파일로 동적으로 재구성할 때 올바르게 작동하지 않습니다. 이 문제는 하드웨어에서 실행될 때 디자인 예제에 영향을 주지 않습니다.

    해결 방법

    시뮬레이션에서 이 문제를 해결하려면 다음 단계를 수행합니다.

    1. <예제 디자인 디렉터리>/example_testbench이동합니다.
    2. 원하는 텍스트 편집기에서 basic_avl_tb_top.sv 파일을 엽니다.
    3. 작업 eth_dr_to_25g 찾아 다음 줄을 변경합니다.

      보낸 사람
      6단계: DUT 소프트 CSR 프로그래밍
      $display ("** 정보 : 프로그램 DUT 소프트 CSR ....");
      반복 (10) @(negedge i_reconfig_clk);
      avmm_write({8'B0, 24'H200}, {26'H0,6'H0});
      반복 (10) @(negedge i_reconfig_clk);
      avmm_write({8'b0, 24'h204}, {{20'b0},{3'b000},{3'b000},{3'b000},{3'b010}});
      반복 (10) @(negedge i_reconfig_clk);
      avmm_write({8'B0, 24'H208}, {28'H0,4'B000});

      받는 사람
      6단계: DUT 소프트 CSR 프로그래밍
      $display ("** 정보 : 프로그램 DUT 소프트 CSR ....");
      반복 (10) @(negedge i_reconfig_clk);
      avmm_write({8'H10, 24'H200}, {26'H0,6'H0});
      반복 (10) @(negedge i_reconfig_clk);
      avmm_write({8'H10, 24'H204}, {{20'B0},{3'B000},{3'B000},{3'B000},{3'B010}});
      반복 (10) @(negedge i_reconfig_clk);
      avmm_write({8'H10, 24'H208}, {28'H0,4'B000});

    4. 파일을 저장합니다.
    5. 선택한 시뮬레이터에 대해 제공된 스크립트를 사용하여 시뮬레이션을 실행합니다.

    이 문제는 인텔® Quartus® Prime Pro Edition 소프트웨어 버전 23.1부터 수정되었습니다.

    관련 제품

    이 문서는 다음 항목에 적용됩니다. 1 제품

    인텔® Agilex™ FPGAs 및 SoC FPGAs

    이 페이지의 콘텐츠는 원본 영어 콘텐츠에 대한 사람 번역 및 컴퓨터 번역의 조합으로 완성되었습니다. 이 콘텐츠는 편의와 일반적인 정보 제공을 위해서만 제공되었으며, 완전하거나 정확한 것으로 간주되어선 안 됩니다. 이 페이지의 영어 버전과 번역 간 모순이 있는 경우, 영어 버전이 우선적으로 적용됩니다. 이 페이지의 영어 버전을 확인하십시오.